隨著數字信號處理技術的飛速發展,模數轉換作為數字信號處理的前端,其重要作用日益凸顯。采用DSP器件TMS320C6416T,結合A/D轉換器THS12082和SDRAMHY57V283220T實現高速通用數據采集存儲系統,該系統可為數字信號處理提供數字化前端,充分發揮高性能DSP在數字信號處理上的優勢,廣泛應用于雷達、通信等領域。
2 器件簡介
2.1 TMS320C6416T簡介
TMS320C6416T型DSP工作主頻高達1 GHz,處理性能可達8 000MI/s,片上存儲器采用兩級存儲器結構,**級存儲器包括相互獨立的程序和數據,只能用于CPU高速緩存訪問;**級存儲器尋址空間為1M字節,可以選擇配置為SRAM或2級Cache。片內資源主要含有增強型直接存儲器訪問(EDMA)控制器、外部存儲器接口(EMIF)、主機接口(HPI)、通用目標輸入輸出(GPIO)、多通道緩沖串行接口(McBSP)、中斷選擇器、定時器、節電邏輯等。
2.2 THS12082簡介
THS12082是TI公司的可編程、雙通道、低功耗、內置FIFO的8MS/s采樣速率的12位并行高速A/D轉換器,可與DSP實現無縫鏈接。THS12082含有兩路采樣保持器,可同時對兩路信號采樣保持,并按順序轉換各通道的采樣保持值。單通道*高采樣頻率可達8MS/s。而同時采樣兩通道的模擬信號,其采樣頻率為4 MS/s。THS12082內部功能框圖如圖1所示。
![]() |
THS12082內置2個控制寄存器(CR1和CR0),通過向內部控制寄存器寫入特定的控制命令設定該器件的具體工作狀態。輸入引腳D11/RA1和D10/RA0可作為內部控制寄存器的地址線,并用于選擇控制寄存器CR0或CR1。內置16字FIFO可編程設定采集多次數據后由DATA_AV信號線中斷CPU讀取數據,減少CPU讀取數據的中斷次數,提高系統的實時性。THS12082可采用內部電壓和外部電壓供電,并由內部寄存器控制。